Veuillez utiliser cette adresse pour citer ce document :
http://dspace.univ-bouira.dz:8080/jspui/handle/123456789/14316
Affichage complet
Élément Dublin Core | Valeur | Langue |
---|---|---|
dc.contributor.author | BOURAHLA, Abla | - |
dc.contributor.author | AZI, Roumaissa | - |
dc.date.accessioned | 2023-02-16T09:51:52Z | - |
dc.date.available | 2023-02-16T09:51:52Z | - |
dc.date.issued | 2021 | - |
dc.identifier.uri | http://dspace.univ-bouira.dz:8080/jspui/handle/123456789/14316 | - |
dc.description.abstract | Les travaux présentés dans ce thème portent essentiellement sur la conception et l’implémentation d’un réseau de neurone artificiel (RNA) sur une carte FPGA. Nous avons ciblé comme application dans ce travail la conception et la simulation d’un réseau de neurone par l’apprentissage sous MATLAB, et l’implémentation d’un classificateur neuronal de type Feed-Forward sur une carte FPGA de la famille Artix7 par l’utilisation du langage VHDL sous l’environnement Xilinx VIVADO. | en_US |
dc.language.iso | fr | en_US |
dc.publisher | université akli mohand oulhadj-bouira | en_US |
dc.subject | réseau de neurone ; Implémentation | en_US |
dc.subject | Feed-Forward ; réseau de neurone artificiel | en_US |
dc.title | Implémentation d’un réseau de neurone artificiel sur FPGA | en_US |
dc.type | Thesis | en_US |
Collection(s) : | Mémoires Master |
Fichier(s) constituant ce document :
Fichier | Description | Taille | Format | |
---|---|---|---|---|
Mémoire de Master.pdf | 3,84 MB | Adobe PDF | Voir/Ouvrir |
Tous les documents dans DSpace sont protégés par copyright, avec tous droits réservés.