Veuillez utiliser cette adresse pour citer ce document : http://dspace.univ-bouira.dz:8080/jspui/handle/123456789/14316
Affichage complet
Élément Dublin CoreValeurLangue
dc.contributor.authorBOURAHLA, Abla-
dc.contributor.authorAZI, Roumaissa-
dc.date.accessioned2023-02-16T09:51:52Z-
dc.date.available2023-02-16T09:51:52Z-
dc.date.issued2021-
dc.identifier.urihttp://dspace.univ-bouira.dz:8080/jspui/handle/123456789/14316-
dc.description.abstractLes travaux présentés dans ce thème portent essentiellement sur la conception et l’implémentation d’un réseau de neurone artificiel (RNA) sur une carte FPGA. Nous avons ciblé comme application dans ce travail la conception et la simulation d’un réseau de neurone par l’apprentissage sous MATLAB, et l’implémentation d’un classificateur neuronal de type Feed-Forward sur une carte FPGA de la famille Artix7 par l’utilisation du langage VHDL sous l’environnement Xilinx VIVADO.en_US
dc.language.isofren_US
dc.publisheruniversité akli mohand oulhadj-bouiraen_US
dc.subjectréseau de neurone ; Implémentationen_US
dc.subjectFeed-Forward ; réseau de neurone artificielen_US
dc.titleImplémentation d’un réseau de neurone artificiel sur FPGAen_US
dc.typeThesisen_US
Collection(s) :Mémoires Master

Fichier(s) constituant ce document :
Fichier Description TailleFormat 
Mémoire de Master.pdf3,84 MBAdobe PDFVoir/Ouvrir


Tous les documents dans DSpace sont protégés par copyright, avec tous droits réservés.